Changeset 72 for ctrl/firmware/Main/CubeMX/charger.ioc
- Timestamp:
- Jan 28, 2025, 4:50:45 PM (3 months ago)
- File:
-
- 1 edited
Legend:
- Unmodified
- Added
- Removed
-
ctrl/firmware/Main/CubeMX/charger.ioc
r70 r72 66 66 Dma.USART3_TX.2.SyncRequestNumber=1 67 67 Dma.USART3_TX.2.SyncSignalID=NONE 68 FREERTOS.INCLUDE_uxTaskGetStackHighWaterMark2=1 69 FREERTOS.INCLUDE_xTaskGetHandle=1 70 FREERTOS.IPParameters=Tasks01,configENABLE_FPU,configENABLE_BACKWARD_COMPATIBILITY,configUSE_TICKLESS_IDLE,configRECORD_STACK_HIGH_ADDRESS,configCHECK_FOR_STACK_OVERFLOW,INCLUDE_xTaskGetHandle,INCLUDE_uxTaskGetStackHighWaterMark2 71 FREERTOS.Tasks01=mainTask,24,128,mainTaskStart,Default,NULL,Static,mainTaskBuffer,mainTaskControlBlock 72 FREERTOS.configCHECK_FOR_STACK_OVERFLOW=2 73 FREERTOS.configENABLE_BACKWARD_COMPATIBILITY=0 74 FREERTOS.configENABLE_FPU=1 75 FREERTOS.configRECORD_STACK_HIGH_ADDRESS=1 76 FREERTOS.configUSE_TICKLESS_IDLE=1 68 77 File.Version=6 69 78 GPIO.groupedBy=Group By Peripherals … … 75 84 Mcu.IP0=CORTEX_M7 76 85 Mcu.IP1=DEBUG 77 Mcu.IP10=TIM3 78 Mcu.IP11=TIM8 79 Mcu.IP12=USART3 86 Mcu.IP10=SYS 87 Mcu.IP11=TIM3 88 Mcu.IP12=TIM8 89 Mcu.IP13=USART3 80 90 Mcu.IP2=DMA 81 Mcu.IP3= MEMORYMAP82 Mcu.IP4= NVIC83 Mcu.IP5= RCC84 Mcu.IP6=R TC85 Mcu.IP7= SDMMC186 Mcu.IP8=S PI487 Mcu.IP9=S YS88 Mcu.IPNb=1 391 Mcu.IP3=FREERTOS 92 Mcu.IP4=MEMORYMAP 93 Mcu.IP5=NVIC 94 Mcu.IP6=RCC 95 Mcu.IP7=RTC 96 Mcu.IP8=SDMMC1 97 Mcu.IP9=SPI4 98 Mcu.IPNb=14 89 99 Mcu.Name=STM32H723ZETx 90 100 Mcu.Package=LQFP144 … … 121 131 Mcu.Pin36=PG13 122 132 Mcu.Pin37=PG15 123 Mcu.Pin38=VP_ RTC_VS_RTC_Activate124 Mcu.Pin39=VP_ SYS_VS_tim7133 Mcu.Pin38=VP_FREERTOS_VS_CMSIS_V2 134 Mcu.Pin39=VP_RTC_VS_RTC_Activate 125 135 Mcu.Pin4=PH1-OSC_OUT 126 Mcu.Pin40=VP_TIM3_VS_ClockSourceINT 127 Mcu.Pin41=VP_TIM8_VS_ControllerModeReset 128 Mcu.Pin42=VP_TIM8_VS_ClockSourceINT 129 Mcu.Pin43=VP_MEMORYMAP_VS_MEMORYMAP 136 Mcu.Pin40=VP_SYS_VS_tim7 137 Mcu.Pin41=VP_TIM3_VS_ClockSourceINT 138 Mcu.Pin42=VP_TIM8_VS_ControllerModeReset 139 Mcu.Pin43=VP_TIM8_VS_ClockSourceINT 140 Mcu.Pin44=VP_MEMORYMAP_VS_MEMORYMAP 130 141 Mcu.Pin5=PF15 131 142 Mcu.Pin6=PG0 … … 133 144 Mcu.Pin8=PE7 134 145 Mcu.Pin9=PE11 135 Mcu.PinsNb=4 4146 Mcu.PinsNb=45 136 147 Mcu.ThirdParty0=STMicroelectronics.X-CUBE-AZRTOS-H7.3.3.0 137 148 Mcu.ThirdPartyNb=1 … … 140 151 MxCube.Version=6.13.0 141 152 MxDb.Version=DB.6.0.130 142 NVIC.BusFault_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false 143 NVIC.DMA1_Stream0_IRQn=true\: 0\:0\:false\:false\:true\:false\:true\:true144 NVIC.DMA1_Stream1_IRQn=true\: 0\:0\:false\:false\:true\:false\:true\:true145 NVIC.DMA1_Stream2_IRQn=true\: 0\:0\:false\:false\:true\:false\:true\:true146 NVIC.DebugMonitor_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false 153 NVIC.BusFault_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false\:false 154 NVIC.DMA1_Stream0_IRQn=true\:5\:0\:false\:false\:true\:true\:false\:true\:true 155 NVIC.DMA1_Stream1_IRQn=true\:5\:0\:false\:false\:true\:true\:false\:true\:true 156 NVIC.DMA1_Stream2_IRQn=true\:5\:0\:false\:false\:true\:true\:false\:true\:true 157 NVIC.DebugMonitor_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false\:false 147 158 NVIC.ForceEnableDMAVector=true 148 NVIC.HardFault_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false 149 NVIC.MemoryManagement_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false 150 NVIC.NonMaskableInt_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false 151 NVIC.PendSV_IRQn=true\: 0\:0\:false\:false\:true\:false\:false\:false159 NVIC.HardFault_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false\:false 160 NVIC.MemoryManagement_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false\:false 161 NVIC.NonMaskableInt_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false\:false 162 NVIC.PendSV_IRQn=true\:15\:0\:false\:false\:false\:true\:false\:false\:false 152 163 NVIC.PriorityGroup=NVIC_PRIORITYGROUP_4 153 NVIC.SDMMC1_IRQn=true\:0\:0\:false\:false\:true\:true\:true\:true 154 NVIC.SPI4_IRQn=true\:0\:0\:false\:false\:true\:false\:true\:true 155 NVIC.SVCall_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false 156 NVIC.SysTick_IRQn=true\:0\:0\:false\:false\:true\:false\:true\:false 157 NVIC.TIM3_IRQn=true\:0\:0\:false\:false\:true\:true\:true\:true 158 NVIC.TIM7_IRQn=true\:15\:0\:false\:false\:true\:false\:true\:true 159 NVIC.TIM8_CC_IRQn=true\:0\:0\:false\:false\:true\:true\:true\:true 164 NVIC.SDMMC1_IRQn=true\:5\:0\:false\:false\:true\:true\:true\:true\:true 165 NVIC.SPI4_IRQn=true\:5\:0\:false\:false\:true\:true\:false\:true\:true 166 NVIC.SVCall_IRQn=true\:0\:0\:false\:false\:false\:false\:false\:false\:false 167 NVIC.SavedPendsvIrqHandlerGenerated=true 168 NVIC.SavedSvcallIrqHandlerGenerated=true 169 NVIC.SavedSystickIrqHandlerGenerated=true 170 NVIC.SysTick_IRQn=true\:15\:0\:false\:false\:false\:true\:false\:true\:false 171 NVIC.TIM3_IRQn=true\:5\:0\:false\:false\:true\:true\:true\:true\:true 172 NVIC.TIM7_IRQn=true\:15\:0\:false\:false\:true\:false\:false\:true\:true 173 NVIC.TIM8_CC_IRQn=true\:5\:0\:false\:false\:true\:true\:true\:true\:true 160 174 NVIC.TimeBase=TIM7_IRQn 161 175 NVIC.TimeBaseIP=TIM7 162 NVIC.USART3_IRQn=true\: 0\:0\:false\:false\:true\:true\:true\:true163 NVIC.UsageFault_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false 176 NVIC.USART3_IRQn=true\:5\:0\:false\:false\:true\:true\:true\:true\:true 177 NVIC.UsageFault_IRQn=true\:0\:0\:false\:false\:true\:false\:false\:false\:false 164 178 PA13(JTMS/SWDIO).Mode=Serial_Wire 165 179 PA13(JTMS/SWDIO).Signal=DEBUG_JTMS-SWDIO … … 459 473 USART3.SwapParam=ADVFEATURE_SWAP_ENABLE 460 474 USART3.VirtualMode-Asynchronous=VM_ASYNC 475 VP_FREERTOS_VS_CMSIS_V2.Mode=CMSIS_V2 476 VP_FREERTOS_VS_CMSIS_V2.Signal=FREERTOS_VS_CMSIS_V2 461 477 VP_MEMORYMAP_VS_MEMORYMAP.Mode=CurAppReg 462 478 VP_MEMORYMAP_VS_MEMORYMAP.Signal=MEMORYMAP_VS_MEMORYMAP
Note: See TracChangeset
for help on using the changeset viewer.